SN74S112AN

SN74S112A Dual J-K Negative-Edge-Triggered Flip-Flops With Clear And Preset

Worldwide (495)649-84-45 Texas Instruments
Техническая документация:
Аналоги товара:
SN74S112AN

Анализ рынка SN74S112AN@TI - доступность и цена со складов и из производства:

Источник
Срок (р.д.)
Наличие, шт.
Опт, шт.
Цена опт
Источник
Срок
(р.д.)
Наличие,
шт.
Опт, шт.
Цена
опт
Склад
 
Склад
 
Склад
 
Склад
 
Склад
 
Склад
 

Технические характеристики SN74S112AN

Перед покупкой рекомендуем уточнить на сайте изготовителя
Manufacturer
Texas Instruments
Product Category
Flip Flops
RoHS
Details
Number of Circuits
2
Logic Family
S
Logic Type
J-K Type Flip-Flop
Polarity
InvertingNon-Inverting
Input Type
TTL
Output Type
TTL
Propagation Delay Time
7 ns
High Level Output Current
- 1 mA
Low Level Output Current
20 mA
Supply Voltage - Max
5.25 V
Minimum Operating Temperature
0 C
Maximum Operating Temperature
+ 70 C
Mounting Style
Through Hole
Package Case
PDIP-16
Packaging
Tube
Function
JK Type
Height
4.57 mm
Length
19.3 mm
Operating Temperature Range
0 C to + 70 C
Series
SN74S112A
Width
6.35 mm
Brand
Texas Instruments
Number of Channels
2
Number of Input Lines
5
Number of Output Lines
2
Operating Supply Voltage
4.75 V to 5.25 V
Reset Type
Set, Reset
Factory Pack Quantity
25
Supply Voltage - Min
4.75 V
Unit Weight
0.033570 oz
обновлено 24-03-2024
SN74S112AN%40TI